

## La conversion analogique numérique

Définition, Échantillonnage



### CAN à approximations successives

CAN algorithmiques

CAN flash

Conversion à largeur d'impulsion modulée

Technique du sur échantillonnage et conversion  $\Sigma\Delta$ 

ADC performance: State-of-the-art



## CAN à approximations successives





### CAN à approximations successives



Inconvénient : convertisseurs lents

Avantages : bonnes performances prix peu élevé



### Le diviseur capacitif



$$\frac{V_s}{V_e} = \frac{C_1}{C_1 + C_2}$$

Avantages: La consommation est fortement réduite puisque aucun courant DC ne circule dans le diviseur.

Les comportements DC et AC peuvent être contrôlés indépendamment.



### Le diviseur capacitif



$$\frac{V_s}{V_e} = \frac{C_1}{C_1 + C_2}$$

Avantages : La consommation est fortement réduite puisque aucun courant DC ne circule dans le diviseur.

Les comportements DC et AC peuvent être contrôlés indépendamment.

Inconvénient: Les diviseurs capacitifs sont fortement sensibles aux capacités parasites  $V_s$   $C_1$ 

$$\frac{\mathbf{V}_{\mathbf{s}}}{\mathbf{V}_{\mathbf{e}}} = \frac{\mathbf{C}_{\mathbf{1}}}{\mathbf{C}_{\mathbf{1}} + \mathbf{C}_{\mathbf{2}} + \mathbf{C}_{\mathbf{p}}}$$



### 1. Mode échantillonnage





### 2. Mode maintien





### 3. Test MSB vers LSB





A la fin, V<sub>x</sub> est plus petite qu'un LSB



- Convertisseur insensible aux capacités parasites
- La charge 2CVe initialement distribuée sur toutes les capacités a été 'redistribuée' sur les seules capacités reliées à Vréf.



### CAN algorithmique







### CAN algorithmique

Avantages: faible consommation

faible surface occupée

Inconvénient : faible vitesse de conversion

Résolution: 13 à 14 bits

$$R_{i+1} = 2^{i} \left[ R_{1} - \sum_{j=1}^{i} (2^{-j}b_{j}) V_{réf} \right]$$

$$\lim_{i \to \infty} \left\{ \sum_{j=1}^{i} \left( 2^{-j} b_j \right) \right\} = \frac{R_1}{V_{\text{réf}}}$$



### **CAN** algorithmique





## La conversion analogique numérique

Définition, Échantillonnage

CAN à approximations successives

CAN algorithmiques

### **CAN** flash

Conversion à largeur d'impulsion modulée

Technique du sur échantillonnage et conversion  $\Sigma\Delta$ 

ADC performance: State-of-the-art



## Conversion AN rapide

Fréquences d'échantillonnage recherchées : qq. MS/s à qq. 100 MS/s (à qq. GS/s)

Applications : télécommunications, vidéo, imagerie médicale, radars, analyseurs de réseaux.

nécessité d'une conversion parallèle en un seul cycle d'horloge

Les seuls convertisseurs qui fonctionnement vraiment en un cycle d'horloge sont les convertisseurs flash.

D'autres convertisseurs (convertisseurs semi-flash, convertisseurs pipeline) combinent des convertisseurs flash faible résolution et des architectures algorithmiques pour diminuer la consommation au prix de 2 ou 3 cycles d'horloges.

## CAN flash





Avantage : pas d'échantillonneur bloqueur → plus de rapidité.

*Inconvénient* : un banc de comparateurs → consommation et distorsion non linéaire.

Puisque la capacité d'entrée très élevée (qq. 10 pF) des comparateurs est couplée à l'impédance du générateur d'entrée et que la fréquence du signal d'entrée est élevée, des courants importants circulent dans les terminaux d'entrée des comparateurs.



### CAN semi-flash



### Architecture Pipeline



Avantage : augmentation de la résolution (14-16 bits) sans diminution du taux de conversion (qq. 10 MS/s) en limitant surface occupée et consommation

### Architectures à résolution limitée

| Type de CAN                | Performances                | avantages                                                           | inconvénients                |
|----------------------------|-----------------------------|---------------------------------------------------------------------|------------------------------|
| Approximations successives | 10 à 12 bits<br>qq. 10 MHz  | Faible coût, Faible consommation                                    | Faible vitesse de conversion |
| Algorithmique ou cyclique  | 12 à 14 bits<br>qq. 10 MHz  | Faible consommation<br>Faible surface occupée                       | Faible vitesse de conversion |
| Flash                      | 5 à 6 bits<br>qq. 10 GHz    | Très rapide                                                         | Forte consommation           |
| Semi-flash                 | 12 à 14 bits<br>qq. 100 MHz | Consommation, surface occupée et vitesse de conversion moyennes     |                              |
| Pipeline                   | 14 à 16 bits<br>qq. 100 MHz | Bonne résolution, conso élevée<br>Consommation réduite pour 10 bits |                              |

Pour tous ces types de convertisseurs, la précision est limitée par la dispersion sur les composants. Avec une technologie CMOS standard, la dispersion sur les capacités ou résistances intégrées limitent la précision à 10-12 bits (+2 si ajustement laser).



## La conversion analogique numérique

Définition, Échantillonnage

CAN à approximations successives

CAN algorithmiques

CAN flash



### Conversion à largeur d'impulsion modulée

Technique du sur échantillonnage et conversion  $\Sigma\Delta$ 

ADC performance: State-of-the-art



### La conversion à largeur d'impulsion modulée

Les convertisseurs à rampe exploitent la relation linéaire qui existe entre l'amplitude et le temps via la constante de temps caractéristique des intégrateurs.





Avantage:

• La linéarité peut être élevée (18 bits)

Inconvénients:

• Les résistances et les capacités linéaires ne sont pas intégrables.

• Le temps de conversion est trop long

Exemple : résolution 16 bits  $\rightarrow$  2<sup>16</sup>=65536 cycles d'horloges audio stéréo 44 kHz  $\rightarrow$  F<sub>H</sub> = 2,88 GHz



### CAN à double rampe





## La conversion analogique numérique

Définition, Échantillonnage

CAN à approximations successives

CAN algorithmiques

CAN flash

Conversion à largeur d'impulsion modulée

Technique du sur échantillonnage et conversion  $\Sigma\Delta$ 

ADC performance: State-of-the-art



### CAN à modulation Sigma-Delta

- Technique du sur-échantillonnage
  - SNR<sub>dB</sub> = 6,02 N + 1,76 + 10 log M
  - avec M = Fe / 2Fs le taux de suréchantillonnage.



séparation spectrale du signal et du bruit







■ Filtrage numérique passe-bas ou décimateur



## La conversion analogique numérique

Définition, Échantillonnage

CAN à approximations successives

CAN algorithmiques

CAN flash

Conversion à largeur d'impulsion modulée

Technique du sur échantillonnage et conversion  $\Sigma\Delta$ 



**ADC performance: State-of-the-art** 



### Performance parameters

### ■ Speed:

Nyquist sampling rate : F<sub>N</sub>
Bandwidth : BW
Over Sampling Ratio : OSR
OSR =  $\frac{F_s}{2BW}$ 

### Accuracy:

Stated resolution : N

Signal to Noise and Distortion Ratio : SNDR  $ENOB = \frac{SNDR - 1.76}{6.02}$ 

Effective number of bits: ENOB

Spurious Free Dynamic Range : SFDR

#### ■ Power:

Power consumption : P<sub>diss</sub>

Figure of Merit : FoM

$$FoM = \frac{P_{diss}}{2^{ENOB} \cdot 2BW} \quad [pJ/step]$$



### Bandwidth versus SNDR overview



Overview of the last decade ADCs published in ISSCC, VLSI and CICC conferences

# Conclusion

- Le CAN (ou ADC en anglais) est un élément clé dans les systèmes d'acquisition
- Principales spécifications: fe, PE, résolution, interfaces d'entrée de sortie ...
- Plusieurs architectures sont disponibles, le choix se fait en fonction des spécifications
- La technique des capacités commutées est très répandue pour l'implantation des CANs
- Le principe des Convertisseurs Numériques Analogiques (ou DAC en anglais) est similaire mais avec des contraintes différentes